kopia lustrzana https://github.com/micropython/micropython
5.2 KiB
5.2 KiB
1 | Port | AF0 | AF1 | AF2 | AF3 | AF4 | AF5 | AF6 | AF7 | AF8 | AF9 | AF10 | AF11 | AF12 | AF13 | AF14 | AF15 | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
2 | SYS_AF | TIM1/TIM2 | TIM3/TIM4/TIM5 | TIM9/TIM10/TIM11 | I2C1/I2C2/I2C3 | SPI1/I2S1/SPI2/I2S2/SPI3/I2S3 | SPI2/I2S2/SPI3/I2S3/SPI4/I2S4/SPI5/I2S5 | SPI3/I2S3/USART1/USART2 | USART6 | I2C2/I2C3 | SDIO | ADC | |||||||
3 | PortA | PA0 | TIM2_CH1/TIM2_ETR | TIM5_CH1 | USART2_CTS | EVENTOUT | ADC1_IN0 | ||||||||||||
4 | PortA | PA1 | TIM2_CH2 | TIM5_CH2 | SPI4_MOSI/I2S4_SD | USART2_RTS | EVENTOUT | ADC1_IN1 | |||||||||||
5 | PortA | PA2 | TIM2_CH3 | TIM5_CH3 | TIM9_CH1 | I2S2_CKIN | USART2_TX | EVENTOUT | ADC1_IN2 | ||||||||||
6 | PortA | PA3 | TIM2_CH4 | TIM5_CH4 | TIM9_CH2 | I2S2_MCK | USART2_RX | EVENTOUT | ADC1_IN3 | ||||||||||
7 | PortA | PA4 | SPI1_NSS/I2S1_WS | SPI3_NSS/I2S3_WS | USART2_CK | EVENTOUT | ADC1_IN4 | ||||||||||||
8 | PortA | PA5 | TIM2_CH1/TIM2_ETR | SPI1_SCK/I2S1_CK | EVENTOUT | ADC1_IN5 | |||||||||||||
9 | PortA | PA6 | TIM1_BKIN | TIM3_CH1 | SPI1_MISO | I2S2_MCK | SDIO_CMD | EVENTOUT | ADC1_IN6 | ||||||||||
10 | PortA | PA7 | TIM1_CH1N | TIM3_CH2 | SPI1_MOSI/I2S1_SD | EVENTOUT | ADC1_IN7 | ||||||||||||
11 | PortA | PA8 | MCO_1 | TIM1_CH1 | I2C3_SCL | USART1_CK | USB_FS_SOF | SDIO_D1 | EVENTOUT | ||||||||||
12 | PortA | PA9 | TIM1_CH2 | I2C3_SMBA | USART1_TX | USB_FS_VBUS | SDIO_D2 | EVENTOUT | |||||||||||
13 | PortA | PA10 | TIM1_CH3 | SPI5_MOSI/I2S5_SD | USART1_RX | USB_FS_ID | EVENTOUT | ||||||||||||
14 | PortA | PA11 | TIM1_CH4 | SPI4_MISO | USART1_CTS | USART6_TX | USB_FS_DM | EVENTOUT | |||||||||||
15 | PortA | PA12 | TIM1_ETR | SPI5_MISO | USART1_RTS | USART6_RX | USB_FS_DP | EVENTOUT | |||||||||||
16 | PortA | PA13 | JTMS-SWDIO | EVENTOUT | |||||||||||||||
17 | PortA | PA14 | JTCK-SWCLK | EVENTOUT | |||||||||||||||
18 | PortA | PA15 | JTDI | TIM2_CH1/TIM2_ETR | SPI1_NSS/I2S1_WS | SPI3_NSS/I2S3_WS | USART1_TX | EVENTOUT | |||||||||||
19 | PortB | PB0 | TIM1_CH2N | TIM3_CH3 | SPI5_SCK/I2S5_CK | EVENTOUT | ADC1_IN8 | ||||||||||||
20 | PortB | PB1 | TIM1_CH3N | TIM3_CH4 | SPI5_NSS/I2S5_WS | EVENTOUT | ADC1_IN9 | ||||||||||||
21 | PortB | PB2 | EVENTOUT | ||||||||||||||||
22 | PortB | PB3 | JTDO-SWO | TIM2_CH2 | SPI1_SCK/I2S1_CK | SPI3_SCK/I2S3_CK | USART1_RX | I2C2_SDA | EVENTOUT | ||||||||||
23 | PortB | PB4 | JTRST | TIM3_CH1 | SPI1_MISO | SPI3_MISO | I2S3ext_SD | I2C3_SDA | SDIO_D0 | EVENTOUT | |||||||||
24 | PortB | PB5 | TIM3_CH2 | I2C1_SMBA | SPI1_MOSI/I2S1_SD | SPI3_MOSI/I2S3_SD | SDIO_D3 | EVENTOUT | |||||||||||
25 | PortB | PB6 | TIM4_CH1 | I2C1_SCL | USART1_TX | EVENTOUT | |||||||||||||
26 | PortB | PB7 | TIM4_CH2 | I2C1_SDA | USART1_RX | SDIO_D0 | EVENTOUT | ||||||||||||
27 | PortB | PB8 | TIM4_CH3 | TIM10_CH1 | I2C1_SCL | SPI5_MOSI/I2S5_SD | I2C3_SDA | SDIO_D4 | EVENTOUT | ||||||||||
28 | PortB | PB9 | TIM4_CH4 | TIM11_CH1 | I2C1_SDA | SPI2_NSS/I2S2_WS | I2C2_SDA | SDIO_D5 | EVENTOUT | ||||||||||
29 | PortB | PB10 | TIM2_CH3 | I2C2_SCL | SPI2_SCK/I2S2_CK | I2S3_MCK | SDIO_D7 | EVENTOUT | |||||||||||
30 | PortB | PB11 | TIM2_CH4 | I2C2_SDA | I2S2_CKIN | EVENTOUT | |||||||||||||
31 | PortB | PB12 | TIM1_BKIN | I2C2_SMBA | SPI2_NSS/I2S2_WS | SPI4_NSS/I2S4_WS | SPI3_SCK/I2S3_CK | EVENTOUT | |||||||||||
32 | PortB | PB13 | TIM1_CH1N | SPI2_SCK/I2S2_CK | SPI4_SCK/I2S4_CK | EVENTOUT | |||||||||||||
33 | PortB | PB14 | TIM1_CH2N | SPI2_MISO | I2S2ext_SD | SDIO_D6 | EVENTOUT | ||||||||||||
34 | PortB | PB15 | RTC_50Hz | TIM1_CH3N | SPI2_MOSI/I2S2_SD | SDIO_CK | EVENTOUT | ||||||||||||
35 | PortC | PC0 | EVENTOUT | ADC1_IN10 | |||||||||||||||
36 | PortC | PC1 | EVENTOUT | ADC1_IN11 | |||||||||||||||
37 | PortC | PC2 | SPI2_MISO | I2S2ext_SD | EVENTOUT | ADC1_IN12 | |||||||||||||
38 | PortC | PC3 | SPI2_MOSI/I2S2_SD | EVENTOUT | ADC1_IN13 | ||||||||||||||
39 | PortC | PC4 | EVENTOUT | ADC1_IN14 | |||||||||||||||
40 | PortC | PC5 | EVENTOUT | ADC1_IN15 | |||||||||||||||
41 | PortC | PC6 | TIM3_CH1 | I2S2_MCK | USART6_TX | SDIO_D6 | EVENTOUT | ||||||||||||
42 | PortC | PC7 | TIM3_CH2 | SPI2_SCK/I2S2_CK | I2S3_MCK | USART6_RX | SDIO_D7 | EVENTOUT | |||||||||||
43 | PortC | PC8 | TIM3_CH3 | USART6_CK | SDIO_D0 | EVENTOUT | |||||||||||||
44 | PortC | PC9 | MCO_2 | TIM3_CH4 | I2C3_SDA | I2S2_CKIN | SDIO_D1 | EVENTOUT | |||||||||||
45 | PortC | PC10 | SPI3_SCK/I2S3_CK | SDIO_D2 | EVENTOUT | ||||||||||||||
46 | PortC | PC11 | I2S3ext_SD | SPI3_MISO | SDIO_D3 | EVENTOUT | |||||||||||||
47 | PortC | PC12 | SPI3_MOSI/I2S3_SD | SDIO_CK | EVENTOUT | ||||||||||||||
48 | PortC | PC13 | EVENTOUT | ||||||||||||||||
49 | PortC | PC14 | EVENTOUT | ||||||||||||||||
50 | PortC | PC15 | EVENTOUT | ||||||||||||||||
51 | PortD | PD0 | EVENTOUT | ||||||||||||||||
52 | PortD | PD1 | EVENTOUT | ||||||||||||||||
53 | PortD | PD2 | TIM3_ETR | SDIO_CMD | EVENTOUT | ||||||||||||||
54 | PortD | PD3 | SPI2_SCK/I2S2_CK | USART2_CTS | EVENTOUT | ||||||||||||||
55 | PortD | PD4 | USART2_RTS | EVENTOUT | |||||||||||||||
56 | PortD | PD5 | USART2_TX | EVENTOUT | |||||||||||||||
57 | PortD | PD6 | SPI3_MOSI/I2S3_SD | USART2_RX | EVENTOUT | ||||||||||||||
58 | PortD | PD7 | USART2_CK | EVENTOUT | |||||||||||||||
59 | PortD | PD8 | EVENTOUT | ||||||||||||||||
60 | PortD | PD9 | EVENTOUT | ||||||||||||||||
61 | PortD | PD10 | EVENTOUT | ||||||||||||||||
62 | PortD | PD11 | EVENTOUT | ||||||||||||||||
63 | PortD | PD12 | TIM4_CH1 | EVENTOUT | |||||||||||||||
64 | PortD | PD13 | TIM4_CH2 | EVENTOUT | |||||||||||||||
65 | PortD | PD14 | TIM4_CH3 | EVENTOUT | |||||||||||||||
66 | PortD | PD15 | TIM4_CH4 | EVENTOUT | |||||||||||||||
67 | PortE | PE0 | TIM4_ETR | EVENTOUT | |||||||||||||||
68 | PortE | PE1 | EVENTOUT | ||||||||||||||||
69 | PortE | PE2 | TRACECLK | SPI4_SCK/I2S4_CK | SPI5_SCK/I2S5_CK | EVENTOUT | |||||||||||||
70 | PortE | PE3 | TRACED0 | EVENTOUT | |||||||||||||||
71 | PortE | PE4 | TRACED1 | SPI4_NSS/I2S4_WS | SPI5_NSS/I2S5_WS | EVENTOUT | |||||||||||||
72 | PortE | PE5 | TRACED2 | TIM9_CH1 | SPI4_MISO | SPI5_MISO | EVENTOUT | ||||||||||||
73 | PortE | PE6 | TRACED3 | TIM9_CH2 | SPI4_MOSI/I2S4_SD | SPI5_MOSI/I2S5_SD | EVENTOUT | ||||||||||||
74 | PortE | PE7 | TIM1_ETR | EVENTOUT | |||||||||||||||
75 | PortE | PE8 | TIM1_CH1N | EVENTOUT | |||||||||||||||
76 | PortE | PE9 | TIM1_CH1 | EVENTOUT | |||||||||||||||
77 | PortE | PE10 | TIM1_CH2N | EVENTOUT | |||||||||||||||
78 | PortE | PE11 | TIM1_CH2 | SPI4_NSS/I2S4_WS | SPI5_NSS/I2S5_WS | EVENTOUT | |||||||||||||
79 | PortE | PE12 | TIM1_CH3N | SPI4_SCK/I2S4_CK | SPI5_SCK/I2S5_CK | EVENTOUT | |||||||||||||
80 | PortE | PE13 | TIM1_CH3 | SPI4_MISO | SPI5_MISO | EVENTOUT | |||||||||||||
81 | PortE | PE14 | TIM1_CH4 | SPI4_MOSI/I2S4_SD | SPI5_MOSI/I2S5_SD | EVENTOUT | |||||||||||||
82 | PortE | PE15 | TIM1_BKIN | EVENTOUT | |||||||||||||||
83 | PortH | PH0 | EVENTOUT | ||||||||||||||||
84 | PortH | PH1 | EVENTOUT |